Entwicklungsingenieur (10.2004-06.2005)
Verifizierung von digitalen ICs in der Simulationsumgebung SystemC/verilog. Projektarbeit mit echtzeit Systemen, objektorientierte Programmierung mit C++.
TU Dresden, Dresden
Diplomarbeit (03.2004-09.2004)
Entwicklung und Implementierung eines Simulationsmodells für digitale Signalverarbeitung für analoge TV (PAL) in Matlab.
AMD Saxony Limited, Dresden
Werkstudent, Praktikum (05.2002-10.2003)
Softwaredesign, -entwicklung und -implementierung für Frequenzumwandler.
ADS/Hptolemy,C/C++, HP/VEE.
2002 - 2004:
Nachrichtentechnik
Dipl. Ing. (Note: 1.7)
1996 - 2001:
Elektrotechnik
Bachelor of Science (Note: 1,5)
1983 - 1995:
ABITUR/SCHULE
(Note: 1,1)
Bangladesch
Entwicklungsingenieur (10.2004-06.2005)
Verifizierung von digitalen ICs in der Simulationsumgebung SystemC/verilog. Projektarbeit mit echtzeit Systemen, objektorientierte Programmierung mit C++.
TU Dresden, Dresden
Diplomarbeit (03.2004-09.2004)
Entwicklung und Implementierung eines Simulationsmodells für digitale Signalverarbeitung für analoge TV (PAL) in Matlab.
AMD Saxony Limited, Dresden
Werkstudent, Praktikum (05.2002-10.2003)
Softwaredesign, -entwicklung und -implementierung für Frequenzumwandler.
ADS/Hptolemy,C/C++, HP/VEE.
2002 - 2004:
Nachrichtentechnik
Dipl. Ing. (Note: 1.7)
1996 - 2001:
Elektrotechnik
Bachelor of Science (Note: 1,5)
1983 - 1995:
ABITUR/SCHULE
(Note: 1,1)
Bangladesch